作者:郑扬帆,尹达一,李清灵,张泉,陈怀宇,黄小仙 单位:西安市三才科技实业有限公司 出版:《电子设计工程》2018年第04期 页数:6页  (PDF与DOC格式可能不同) PDF编号:PDFGWDZ2018040410 DOC编号:DOCGWDZ2018040419 下载格式:PDF + Word/doc 文字可复制、可编辑
《高性能分离式远程EMCCD成像系统研制》PDF+DOC2016年第12期 杨少华,李斌康,郭明安,夏惊涛,罗通顶,严明 《基于FPGA的多角度周转箱图像采集系统设计》PDF+DOC2019年第10期 王永超,刘超,王健,罗晨,刘洪亮,邢玉东,黄大荣 《传感器实用电路基础》PDF+DOC1988年第01期 郭亨礼,林友德 《有限状态机实现CMOS成像系统驱动时序》PDF+DOC2008年第23期 伦向敏,侯一民 《基于FPGA的高帧速CMOS成像系统设计》PDF+DOC2012年第05期 陈必威,梁志毅,王延新,裴改霞 《CMOS图像传感器LUPA-4000具有开窗读出功能成像系统的实现》PDF+DOC2010年第05期 赵志刚,郭金川,杜杨,黄建衡,牛憨笨,王健 《数字成像设备的信噪比及其用途》PDF+DOC2010年第01期 姚海根 《电源和驱动时序可调整CMOS成像系统的实现》PDF+DOC2010年第06期 赵志刚,杜杨,黄建衡,郭金川,牛憨笨 《基于FPGA的高清CCD视频信号预处理电路的设计》PDF+DOC2009年第02期 范铁道,田雁,曹剑中,陈庆辉,唐利孬 《基于CMOS图像传感器的高速小型化成像系统设计》PDF+DOC2014年第03期 于帅,孙德新
  • 为了适应图像传感系统日益提高的性能需求,采用E2V公司的低噪声CMOS图像传感器设计一种的集成度高、灵活简便的成像电路。该成像电路由电源模块、驱动模块、数据处理模块、时序控制模块等组成。FPGA作为主控芯片产生所需的驱动时序和控制信号,上位机通过千兆以太网卡对成像系统进行采集和控制,最后对成像系统进行噪声和成像测试,试验结果表明,在室温的条件下,8 ms积分时间系统的平均噪声为0.64LSB,可以满足需求。

    提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。