《Baseline JPEG压缩器在Xilinx FPGA上的设计与实现》PDF+DOC
作者:赵恒阳,刘华
单位:西安市三才科技实业有限公司
出版:《电子设计工程》2014年第20期
页数:4页 (PDF与DOC格式可能不同)
PDF编号:PDFGWDZ2014200470
DOC编号:DOCGWDZ2014200479
下载格式:PDF + Word/doc 文字可复制、可编辑
《CMOS图像传感器IBIS5-B-1300的驱动时序设计》PDF+DOC 孟晗,刘学斌,胡炳樑
《AXI4-Stream总线的FPGA视频系统的开发研究》PDF+DOC2015年第12期 贺理,赵鹤鸣,邵雷
《基于FPGA的CMOS线阵图像传感器数据采集系统设计》PDF+DOC 樊红星,张小超,刘磊,周鹏,赵博
《基于FPGA的星载成像系统设计》PDF+DOC 祝庆贺,熊文卓,贺小军
《Xilinx为嵌入式视觉和工业物联网扩充成本优化型产品》PDF+DOC2016年第11期
《基于CMOS图像传感器IBIS5-A-1300的成像系统设计(英文)》PDF+DOC2005年第14期 顾晓,高伟,马冬梅,林静
《一种基于SOPC的雷达数据采集和图像显示方法》PDF+DOC2012年第03期 陶吉怀,李浩
《以CMOS图像传感器为核心的焦面电路设计》PDF+DOC2010年第25期 孟晗,刘学斌,胡炳樑,王爽
《基于JPEG的数字式无线胶囊内窥镜的设计》PDF+DOC2010年第01期 邱祥玲,颜国正,潘国兵
《基于OV2640的微型胶囊内窥镜系统设计》PDF+DOC2014年第02期 程磊,刘波,徐建省,吴怀宇,陈洋
由于近年来胶囊内窥镜需求的发展,以及FPGA在小型化和低功耗的技术进步,在内窥镜系统中应用FPGA为核心的解决方案已经成为可能。在目前的FPGA数字胶囊系统,以及未来用于胶囊窥镜的专用集成电路中,图像数据压缩都是重要组成部分。本文使用Verilog对普遍应用的Baseline JPEG压缩核进行封装并在FPGA进行实现和验证,并给出了电路设计和测试结果。在Xilinx Spartan LX9 FPGA上,所实现的Baseline JPEG压缩器达到最高166 MHz的时钟频率。
提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。