《基于FPGA的全帧CCD驱动设计》PDF+DOC
作者:王华伟,刘波,曹剑中,孙磊,车嵘
单位:中国航空工业洛阳电光设备研究所
出版:《电光与控制》2007年第05期
页数:4页 (PDF与DOC格式可能不同)
PDF编号:PDFDGKQ2007050440
DOC编号:DOCDGKQ2007050449
下载格式:PDF + Word/doc 文字可复制、可编辑
《基于FPGA的CCD驱动设计》PDF+DOC 武琪敬,李自田,胡炳梁,皮海峰
《基于FPGA的面阵CCD驱动电路的设计》PDF+DOC 侯新梅,李自田,胡炳樑
《基于FPGA的CMOS图像感器IA_G3驱动电路的研究》PDF+DOC2009年第02期 范铁道,田雁,曹剑中,陈庆辉,唐利孬
《基于FPGA的高清CCD视频信号预处理电路的设计》PDF+DOC2009年第02期 范铁道,田雁,曹剑中,陈庆辉,唐利孬
《CCD相机系统中驱动电路的设计》PDF+DOC 项勤建,刘爽,龙再川
《基于CPLD的面阵CCD图像传感器驱动时序发生器设计》PDF+DOC2007年第03期 陈学飞,汶德胜,王华
《基于CPLD的CMOS APS驱动时序的设计》PDF+DOC2007年第Z1期 曹昕燕
《FPGA控制下面阵CCD时序发生器设计及硬件实现》PDF+DOC2011年第06期 朱冰莲,杜培强,运明华
《基于CPLD的TDI/CCD图像传感器驱动时序设计》PDF+DOC2006年第17期 卢阳,陈向东
《基于CPLD、VHDL的CCD图像传感器的通用驱动时序设计》PDF+DOC2014年第02期 陈正华,薛卢伟,姚列键
以加拿大Dalsa公司的全帧CCD图像传感器FTF4027M为例,在研究了全帧CCD结构和驱动时序的基础上,提出了基于现场可编程逻辑门阵列(FPGA)的驱动脉冲设计方法。选用FPGA作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述,采用Quartus II 5.0对所设计的驱动时序发生器进行了仿真,针对Altera公司的FPGA器件EP1C3T144C8进行了适配。实验结果表明,设计的驱动电路可以满足其全帧CCD的各项驱动要求并且具有设计灵活、硬件调试简单的优点。
提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。