《基于CPLD的CMOS图像传感器的驱动电路设计》PDF+DOC
作者:邢汝佳,张伯珩,边川平,朱志成
单位:中国技术经济学会
出版:《科学技术与工程》2007年第10期
页数:4页 (PDF与DOC格式可能不同)
PDF编号:PDFKXJS2007100420
DOC编号:DOCKXJS2007100429
下载格式:PDF + Word/doc 文字可复制、可编辑
《基于CPLD的面阵CMOS图像传感器的驱动时序设计》PDF+DOC2009年第03期 甘玉泉,高伟,董钊
《基于CPLD的面阵CCD图像传感器驱动时序发生器设计》PDF+DOC2007年第03期 陈学飞,汶德胜,王华
《基于FPGA的CMOS图像感器IA_G3驱动电路的研究》PDF+DOC2009年第02期 范铁道,田雁,曹剑中,陈庆辉,唐利孬
《基于FPGA的高清CCD视频信号预处理电路的设计》PDF+DOC2009年第02期 范铁道,田雁,曹剑中,陈庆辉,唐利孬
《基于CPLD的高帧频CMOS相机驱动电路设计》PDF+DOC2008年第11期 陈淑丹,汶德胜,杨文才,王宏
《基于CMOS图像传感器IBIS5-A-1300的时序设计》PDF+DOC2006年第21期 邢汝佳,张伯珩,边川平,伦向敏,闵剑,车嵘
《微光CCD图像传感器驱动电路设计》PDF+DOC2001年第03期 李仰军,马俊婷,郝晓剑
《基于FPGA的CCD驱动设计》PDF+DOC 武琪敬,李自田,胡炳梁,皮海峰
《大面阵CMOS APS相机系统的设计》PDF+DOC2009年第12期 刘新明,刘文,刘朝晖
《基于CPLD的CMOS APS驱动时序的设计》PDF+DOC2007年第Z1期 曹昕燕
在分析CYPRESS公司的IBIS5-A-1300-CMOS驱动时序的基础上,设计了多斜率积分的驱动时序发生器。选用复杂可编程器件(CPLD)作为硬件设计载体,使用VHDL语言对驱动时序发生器进行了硬件描述。采用QuartusⅡ5.0软件对所做的设计进行了功能仿真,针对ALTERA公司的CPLD器件MAXⅡEPM570T144C3进行适配。系统测试结果表明,所设计的驱动时序发生器满足CMOS相机驱动要求,而且在同步快门下还能调节积分时间。
提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。