作者:范铁道,田雁,曹剑中,陈庆辉,唐利孬 单位:东南大学 出版:《电子器件》2009年第02期 页数:6页  (PDF与DOC格式可能不同) PDF编号:PDFDZQJ2009020100 DOC编号:DOCDZQJ2009020109 下载格式:PDF + Word/doc 文字可复制、可编辑
《基于FPGA的CCD驱动设计》PDF+DOC 武琪敬,李自田,胡炳梁,皮海峰 《基于CPLD的面阵CMOS图像传感器的驱动时序设计》PDF+DOC2009年第03期 甘玉泉,高伟,董钊 《基于CPLD的面阵CCD图像传感器驱动时序发生器设计》PDF+DOC2007年第03期 陈学飞,汶德胜,王华 《FPGA控制下面阵CCD时序发生器设计及硬件实现》PDF+DOC2011年第06期 朱冰莲,杜培强,运明华 《基于FPGA的面阵CCD驱动电路的设计》PDF+DOC 侯新梅,李自田,胡炳樑 《基于FPGA的高清CCD视频信号预处理电路的设计》PDF+DOC2009年第02期 范铁道,田雁,曹剑中,陈庆辉,唐利孬 《基于CPLD的CMOS图像传感器的驱动电路设计》PDF+DOC2007年第10期 邢汝佳,张伯珩,边川平,朱志成 《基于CPLD的CMOS APS驱动时序的设计》PDF+DOC2007年第Z1期 曹昕燕 《基于FPGA的全帧CCD驱动设计》PDF+DOC2007年第05期 王华伟,刘波,曹剑中,孙磊,车嵘 《基于CPLD的TDI/CCD图像传感器驱动时序设计》PDF+DOC2006年第17期 卢阳,陈向东
  • 在分析DALSA公司的IA_G3 COMS面阵传感器驱动时序基础上,设计了SPI模式的寄存器配置电路,实现了CMOS图像传感器的成像功能。通过开窗口技术,方便地实现了感兴趣区域图像的读出。选用现场可编程门阵列(FPGA)作为载体,使用VHDL语言对驱动时序发生器进行了硬件描述。采用Quartus Ⅱ 7.1软件对所做的设计进行功能仿真后,将程序烧写入FPGA(ALTERA公司的EP2C20F484C8)内,对IA_G3图像传感器进行配置,实验结果表明,上述电路满足CMOS相机的驱动要求。

    提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。