《基于FPGA和布尔差分的某型雷达电路故障诊断》PDF+DOC
作者:周俊杰,常硕,王德功,祁晓明空军航空大学航空控制工程系
单位:吉林大学
出版:《吉林大学学报(信息科学版)》2010年第03期
页数:6页 (PDF与DOC格式可能不同)
PDF编号:PDFCCYD2010030180
DOC编号:DOCCCYD2010030189
下载格式:PDF + Word/doc 文字可复制、可编辑
《基于改进RBF神经网络的某型机载雷达电路故障诊断》PDF+DOC2012年第02期 杨宜林,王德功,常硕
为解决求解布尔差分异或运算量大的问题,针对高速实时数据处理的需要,提出了用现场可编程门阵列(FPGA:Field Programmable Gate Array)实现故障测试码生成的方法,并阐述了用该方法对某型机载雷达电路进行故障诊断的全过程。通过仿真结果得出,采用48 MHz的时钟,对八输入的电路生成全部测试码只需43μs,尤其是对较复杂电路,优势更为明显,为实现该雷达的快速故障诊断提供了一条新思路。
提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。