《基于CMOS图像传感器列级ADC的数字双采样》PDF+DOC
作者:徐江涛,贾文龙,高静
单位:南开大学
出版:《南开大学学报(自然科学版)》2015年第01期
页数:6页 (PDF与DOC格式可能不同)
PDF编号:PDFNKDZ2015010120
DOC编号:DOCNKDZ2015010129
下载格式:PDF + Word/doc 文字可复制、可编辑
《一种应用于CMOS图像传感器的片上内插式ADC设计》PDF+DOC2012年第03期 郭燕
《一种CMOS图像传感器ADC的高速高精度S/H电路》PDF+DOC2011年第01期 杨雄敏,刘昌举,祝晓笑,熊平
《用于CMOS图像传感器的列并行RSD循环ADC》PDF+DOC2008年第09期 张娜,姚素英,张钰
《用于CMOS图像传感器的列并行高精度ADC》PDF+DOC2006年第03期 张娜,姚素英,徐江涛
《应用于CMOS图像传感器的低功耗电容缩减循环ADC》PDF+DOC 姜兆瑞,姚素英,高静
《用于图像传感器的扩展计数模数转换器设计》PDF+DOC2016年第03期 郭强,陈楠,姚立斌
《一种用于时延积分CMOS图像传感器的10 bit全差分双斜坡模数转换器》PDF+DOC2019年第06期 张鹤玖,余宁梅,吕楠,刘尕
《低功耗高动态范围CMOS图像传感器的设计》PDF+DOC2008年第01期 朱青云,卢结成,张小波,鄢铭
《用于CMOS图像传感器的9位10MS/s低功耗流水线ADC(英文)》PDF+DOC2007年第12期 朱天成,姚素英,李斌桥
《一种用于CMOS图像传感器的10位高速列级ADC》PDF+DOC2014年第03期 姚素英,徐文静,高静,聂凯明,徐江涛
提出了一种用于CMOS图像传感器的数字双采样10位列级模数转换器.比较器采用失调消除技术,数字双采样通过加/减计数器实现,使复位信号和像素信号的量化结果在数字域做差,消除了像素输出产生的固定模式噪声;列电路由一个比较器、一个计数器和一个锁存选通器组成.采用GSMC 0.18μm标准CMOS工艺对电路进行设计,一个完整的A/D转换时间为11μs,使用Cadence spectre进行仿真,结果表明:ADC的信噪失真比为57.86dB,有效位数9.32,列电路功耗为58.24μW,由比较器的失调和延迟产生的误差可以减小50%。
提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。