《基于FPGA的图像预处理单元的硬件实现》PDF+DOC
作者:朱喜,王玲,郑善贤,郭湘勇
单位:中国科学院软件研究所
出版:《计算机系统应用》2010年第10期
页数:3页 (PDF与DOC格式可能不同)
PDF编号:PDFXTYY2010100160
DOC编号:DOCXTYY2010100169
下载格式:PDF + Word/doc 文字可复制、可编辑
《基于FPGA的实时图像采集与显示系统设计》PDF+DOC2020年第02期 王涌,肖顺文,郑瑞,陈韵文,罗春梅
《电子仿形控制系统设计》PDF+DOC2017年第09期 徐舟舟,苗中华,陶森林,韩增德
《基于Verilog的双读数头光栅尺测量控制电路设计》PDF+DOC2019年第24期 黎家耀,王晗,姚洪辉,张嘉荣,曾景华
《PSD在双层主动隔振系统中的应用》PDF+DOC2005年第04期 罗军,贾建援,张向峰
《基于Verilog-HDL的轴承振动噪声电压峰值检测》PDF+DOC2002年第12期 常晓明,谢刚,李媛媛,孙连贵
《基于FPGA+DSP技术的Bayer格式图像预处理》PDF+DOC2010年第10期 滕伟,安博文
《脉冲雷达高度表串行高度数据接收模块设计》PDF+DOC2007年第05期 林华,刘建新
为了实现图像的实时处理,常采用现场可编程门阵列FPGA对采集到的图像数据进行预处理。以对Micron MT9V112传感器的Bayer图像数据处理为例,首先就Bayer数据坏点修正、Bayer转RGB888及RGB888降噪进行了介绍,然后应用Verilog HDL语言设计出相应的硬件模块,最后结合MATLAB对硬件模块处理后的数据做了相应的测试。仿真结果表明,硬件模块对640x480数据的处理满足系统实时性要求。
提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。