《基于FPGA的工业数字摄像机系统的设计》PDF+DOC
作者:汤伟,刘慧忠,连钰洋,王震,裴之勇
单位:中国科学院长春光学精密机械与物理研究所;中国物理学会液晶分会;中国光学光电子行业协会液晶分会
出版:《液晶与显示》2015年第01期
页数:6页 (PDF与DOC格式可能不同)
PDF编号:PDFYJYS2015010180
DOC编号:DOCYJYS2015010189
下载格式:PDF + Word/doc 文字可复制、可编辑
《基于图像的液位检测系统硬件设计》PDF+DOC2018年第08期 张伟,王郅佶
《CMOS数字摄像机内部控制系统设计与实现》PDF+DOC2006年第32期 孙宏海,王延杰
《基于CPLD的COMS图像传感器数据接口设计》PDF+DOC2005年第03期 吕涛,李众立
《基于S3C44B0嵌入式系统的SCCB设计与实现》PDF+DOC 杨侃,孙尧,詹艳艳
《一种基于C51单片机的图像采集处理系统设计》PDF+DOC2013年第03期 任志敏
《传真机扫描器用图像处理控制器》PDF+DOC1997年第03期 刘敏强
《基于DDR2 SDRAM缓存的CMOS图像数据采集与传输系统》PDF+DOC2010年第06期 赵志刚,郭金川,杜杨,黄建衡,牛憨笨,王健,曾清清
《月度新品总汇》PDF+DOC2009年第09期
《基于CMOS图像模组的视频图像存储器的设计》PDF+DOC2009年第12期 吴丽娟,祖静,尤文斌
《基于OV6630图像传感器和DSP的图像采集系统设计》PDF+DOC2008年第01期 许敬淑,傅华明
针对传统工业数字摄像机的灵活性差、实时性差等缺点,设计了一种基于FPGA的工业数字摄像机系统。将工业数字摄像机与FPGA结合起来,利用FPGA通过I2 C总线接口控制器控制图像传感器采集图像数据,然后将Bayer格式图像转化为RGB格式图像,通过调用Altera IP核DDRII SDRAM controller with ALTMEMPHY和FIFO存储器设计了DDR2SDRAM的接口,将图像数据缓存到DDR2存储器中,最后通过SPI总线接口在液晶屏上显示图像,可达到53帧/s图像的速度。系统代码共需约5 000个逻辑单元,3 704个寄存器,117个引脚。将设计代码下载到系统芯片中后,系统可以清晰显示所拍到的画面。设计结果表明,基于FPGA的工业数字摄像机设计灵活,易于移植,可实现高速图像采集和传输。
提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。