《FPGA控制下面阵CCD时序发生器设计及硬件实现》PDF+DOC
作者:朱冰莲,杜培强,运明华
单位:西安电子科技大学
出版:《电子科技》2011年第06期
页数:5页 (PDF与DOC格式可能不同)
PDF编号:PDFDZKK2011060390
DOC编号:DOCDZKK2011060399
下载格式:PDF + Word/doc 文字可复制、可编辑
《基于CPLD的面阵CCD图像传感器驱动时序发生器设计》PDF+DOC2007年第03期 陈学飞,汶德胜,王华
《一种面阵CCD时序发生器设计方案》PDF+DOC2015年第08期 贾海彦,张红民,赵山山,曹阳
《高分辨高灵敏度CCD图像传感器驱动时序设计》PDF+DOC2015年第03期 许涛,张振海,石志国,张东红,侯帅,张亮,王健,邵海燕,李科杰,李治清,李剑
《基于FPGA的CCD驱动设计》PDF+DOC 武琪敬,李自田,胡炳梁,皮海峰
《基于CPLD的面阵CMOS图像传感器的驱动时序设计》PDF+DOC2009年第03期 甘玉泉,高伟,董钊
《基于FPGA的CMOS图像感器IA_G3驱动电路的研究》PDF+DOC2009年第02期 范铁道,田雁,曹剑中,陈庆辉,唐利孬
《基于FPGA的高清CCD视频信号预处理电路的设计》PDF+DOC2009年第02期 范铁道,田雁,曹剑中,陈庆辉,唐利孬
《图像采集系统的面阵CCD驱动电路设计》PDF+DOC 冉峰,黄舒平,杨辉
《基于VHDL的面阵CCD图像传感器的驱动设计》PDF+DOC2007年第14期 黎向阳,高伟
《基于PLD的CCDSensor驱动逻辑设计》PDF+DOC 王骁男,谭嵩,冯颢
在分析Sony公司ICX098BQ面阵CCD图像传感器驱动时序的基础上,对可调节曝光时间的CCD时序发生器及其硬件电路进行设计。选用FPGA器件作为硬件设计平台,使用VHDL语言对时序关系进行了硬件描述,采用Quartus Ⅱ 8.0对所设计的时序发生器进行了功能仿真,并以Altera公司的可编程逻辑器件为核心进行硬件适配。实际测试表明,所设计的驱动时序发生器能够满足面阵CCD的驱动要求,实现了设计目的。
提示:百度云已更名为百度网盘(百度盘),天翼云盘、微盘下载地址……暂未提供。